-
-
- 猎头简历
- 简历编号:EPINP8C5A1475393
-
求职意向 举报-
- 应聘职位:集成电路IC设计/应用工程师 ASIC Design Engineer
- 期望薪资: 50000-69999元
- 期望地区: 上海
- 期望行业: 计算机软件 计算机硬件 通信/电信/网络设备 电子技术/半导体/集成电路
自我介绍-
忠诚,高度责任心,善于团队合作; 强烈进取心,富有毅力,喜欢挑战; 自我激励较强的学习能力,能够按进度及计划完成任务。善于发现并解决问题; 英语(熟练)
工作经验:- 海思半导体有限公司
- 数字前端工程师
- 工作描述:
2018-06至今——公司:海思半导体有限公司(10000人以上) 行业:电子技术/半导体/集成电路 性质:民营公司 部门: 海思dsp及平台开发部 职位: 数字前端工程师 工作描述:1.掌握前端设计的各种流程及工具; 2.熟悉以太网报文的重组流程; 3.掌握基本的PPA优化方法; 2013-04至2018-05——公司:OmniVision Technologies Inc.(500-1000人) 行业:计算机硬件 性质:外资(欧美) 部门: RD 职位: Sr.ASIC Design Engineer 工作描述:1.熟悉ISP图像处理相关的算法、芯片设计,综合及时序分析。 2.参与模块前端设计工作,包括IP集成,模块设计,子系统仿真。 3.熟悉数字集成电路设计的基本原理、设计流程及相关EDA工具。 4.掌握vera、systemverilog等验证语言,能根据spec独立编写验证case。 熟练掌握Verilog、systemverilog编写、调试等数字电路设计方法;熟悉C、perl、C Shell、MATLAB等语言。 5.使用Lint ,CDC等工具完成RTL hand-off。
项目经验-
2019-09至今——hiwayv300 所属公司:海思半导体有限公司 项目描述:以太网报文发送重组功能,整个项目大概1400W gate,5nm@850MHz 主要完成接收侧报文的重组RCMB模块的开发,包括BB,PKTIO,F3/F7报文的顺序重组,其中还支持BB,PKTIO报文的乱序重组。梳理整个接收重组的50类异常。5nm@850MHz综合,逻辑约100w gate,mem 0.67M bit。 2018-06至2019-07——AurumV200(SD7601) 所属公司:海思半导体有限公司 项目描述:海思无线一款已量产的内嵌可编程逻辑的异构芯片。 1.设计修改了EWP内部部分模块,包括一个防时钟抖动的异步FIFO的深度修改工作; 2.期间参与了部分FPGA代码的拆分工作; 3.项目后期接手SERDES,完成部分SERDES部分的用户手册的编写; 4.回片后参与72小时样片测试(SERDES部分),后续参与SERDES方面的问题定位; 2017-12至2018-03——OV16A10/ISP 所属公司:OmniVision Technologies Inc. 项目描述:该1600万像素的4-cell sensor,支持PDAF(Phase-Detection Autofocus,相位对焦)。 负责16A10 ISP部分的代码修改,并协同其他同事一起仿真。最后完成综合,功耗分析,项目总结等。 2016-03至2016-12——DCPC online YUV422 & offlineYUV420 Format 所属公司:OmniVision Technologies Inc. 项目描述:该鱼眼矫正算法DCPC(Distortion Correction and perspective Correction)属于直接在2D空间进行鱼眼图像的矫正,并找出待矫正鱼眼图像与矫正图像之间的坐标变换关系(通过一个查找表经过差后采用像素差值技术(2*2)恢复矫正图像。 负责评估算法的硬件实现可行性与复杂度,模块的架构设计及review,代码实现与仿真. 2015-06至2015-10——uv_dns 所属公司:OmniVision Technologies Inc. 项目描述:该算法属于频域去噪算法中的基于Mallat算法的小波阈值去噪,经过3个步骤完成:(1)小波变换;(2)对小波系数进行非线性处理,以滤出噪声;(3)小波逆变换。在yuv域进行处理。 负责模块的架构设计及review,rtl设计与仿真,并在300MHz/40nmTSMC下进行综合, logic cell area:0.3million。 2014-04至2014-07——raw_dns_3d 所属公司:OmniVision Technologies Inc. 项目描述:该算法属于空间域去噪算法中的高斯滤波算法,用一个滤波窗口(7*7)对图像进行卷积,利用邻域点的灰度值对中心点进行评估处理。 负责模块的架构设计及review,rtl设计与仿真,并在340MHz/28nmTSMC下进行综合,logic cell area:0.2million。 2013-04至2017-12——ovpbhdr_v1.4,omniisp_3.2.4,omniisp_3,2,6,omniisp_5 所属公司:OmniVision Technologies Inc. 项目描述:ovpbhdr_v1.4以及omniisp_5xxx属于公司IP License项目,最终集成在应用处理器中。 负责ISP内部部分模块的rtl改动及验证,以及整个ISP的验证环境的搭建及仿真验证。
学历教育- 电信科学技术研究院
- 通信工程
- 教育经历:
2010-09至2013-03——电信科学技术研究院 通信工程 硕士 2006-09至2010-06——合肥工业大学 电子信息工程 本科
获得证书-
2007-06——大学英语四级
培训经历 -
-
- 相似的简历



关注微信
消息提醒
在线客服